• <i id="549yd"></i>
  • 
    
  • 現在位置:范文先生網>理工論文>電子通信論文>10位65MSPS模數轉換芯片ADC10065的原理和應用

    10位65MSPS模數轉換芯片ADC10065的原理和應用

    時間:2023-02-21 00:07:11 電子通信論文 我要投稿
    • 相關推薦

    10位65MSPS模數轉換芯片ADC10065的原理和應用

    摘要:ADC10065是NS(NationalSemiconductor)公司推出的一款高速低功耗A/D轉換器,它的轉換速率可達65MSPS,標稱功耗僅為68.4mW,且保證不失碼。文中介紹了該芯片的主要參數、工作原理和引腳功能,給出了ADC10065的簡單應用電路。
      關鍵詞:ADC10065;ADC;差分輸入;圖像采集
      
     。保粒模茫保埃埃叮档闹饕攸c
      
     。粒模茫保埃埃叮凳敲绹鴩野雽w公司推出的一款低功耗、單電源供電的CMOS模數轉換器。該芯片在3V單電源供電時,能以65MSPS的采樣速率將模擬信號轉為精確的10位數字信號,而功耗僅為68.4mW,其備用模式時的功耗僅為14.1mW。ADC10065片內采用具有數據糾錯功能的差分總線結構。因而可在最小的功耗條件下提供極優秀的動態性能。該器件可廣泛應用于超聲波和圖像采集、蜂窩基站/通信接收機、聲納/雷達、xDSL、無線局域網、數據采集系統以及DSP前端。
      
     。粒模茫保埃埃叮档闹饕匦匀缦拢
      
      ●3V單電源供電;
      
      ●滿標度輸入擺幅可在2.0Vp-p,1.5Vp-p,0或1.0Vp-p四種輸入信號中選擇;
      
      ●具有400MHz-3dB的輸入頻寬;
      
      ●具有靜態工作模式;
      
      ●帶有片內基準源和采樣保持放大電路;
      
      ●具有二進制補碼數據格式輸出;
      
      ●可調整的輸出驅動適合2.5V和3.3V系列的邏輯器件接口。
      
      下面是ADC10065的主要參數:
      
      ●分辨率:10Bits;
      
      ●轉換速率:65MSPS;
      
      ●FPBW(全功率帶寬):400MHz?
      
      ●DNL(差分非線性):±0.3LSB;
      
      ●SNR(信噪比fIN=32MHz):59.3dB;
      
      ●SFDR(無差錯動態范圍fIN=32MHz時):-80dB;
      
      ●數據延遲:6個時鐘周期;
      
      ●參考電壓:+3.0V;
      
      ●65MHz時的功耗為:68.4mW。
      
      圖2
      
     。惨_功能
      
      圖1為ADC10065的引腳排列,該器件采用28腳TSSOP封裝,各引腳的基本功能如下(括號中為引腳號):
      
     。郑桑危,VIN+(12,13):模擬信號輸入端。在1.2V參考電壓下,滿標度輸入擺幅為1.0Vp-p。單端操作時,VIN+可與VCOM連接。
      
     。郑遥牛疲ǎ叮簠⒖茧妷海ǎ保担郑┮_,使用時應通過一個1μF的旁路電容連接到VSSA。
      
     。郑遥牛疲,VCOM,VREFB(7,4,8):VREFT和VREFB僅為高阻抗參考旁路管腳,而VCOM則可用作設置輸入公用電壓VCM,這三個引腳都應當連接0.1μF的旁路電容。
      
     。茫蹋耍ǎ保簲底謺r鐘輸入端。輸入頻率范圍為10MHz~65MHz,輸入在時鐘的上升沿有效。
      
     。模疲ǎ保担涸撘_為高電平時,輸出為二進制補碼,該腳低電平時,輸出為偏移二進制碼。
      
     。樱裕拢伲ǎ玻福红o態備用模式管腳。高電平時,該器件轉到備用模式。
      
     。桑遥樱ǎ担狠斎敕秶x擇管腳。該腳接VDDA時,滿標度輸入擺幅為2VP-P,接VSSA時為1.5VP-P,懸空時為1VP-P。
      
     。模啊模梗ǎ保丁玻,23~27):數據輸出端。D0是二進制輸出數據的最低有效位,D9是最高有效位。
      
     。郑模模粒ǎ,9,10):模擬電源正極。需與一個3V的直流電源相連并連接一0.1μF的旁路電容到模擬地。電容應緊靠這些引腳,距離不超過1cm處。同時還應并聯一4.7μF的電容到模擬地。
      
     。郑樱樱粒ǎ,11,14):模擬地。
      
     。
      
      
      
     。模模桑希ǎ玻玻簲底蛛娫凑。該腳也應用一個0.1μF的電容旁路到數字地同時用一個4.7μF的電容并聯到數字地。該管腳上的電壓不能超過VDDA電壓300mV以上。
      
     。郑樱樱桑希ǎ玻保簲底值。使用時應與數字地相連并遠離模擬地。
      
     。彻ぷ髟
      
      圖2為ADC10065的內部結構框圖。
      
      該器件由采樣保持、九級差分電路、時鐘控制、數字糾錯、帶隙精密電源、輸出緩沖和管狀數據線等七部分組成。根據IRS的狀態不同,差分輸入端可選擇峰峰值為1V、1.5V或2V的模擬信號,其中心值在VCM/2,相位差為180°,但是,差分輸入方式可使系統獲得較好的性能。芯片內部唯一的一個采樣保持級可提供400MHz的全功耗帶寬,數字糾錯的多級差分電路則可保證在提供優異動態性能的同時具有較低的功耗。ADC10065內部的+1.2V精密基準電源可用來設置該芯片的輸入信號峰值范圍。在精度要求較高時,也可以使用外部參考電源。其10位數字輸出格式即可以是偏移二進制碼,也可以是二進制補碼。
      
      圖3給出了ADC10065的傳輸特性。
      
     。磻秒娐
      
      圖4所示是ADC10065的典型差分輸入應用電路。圖中,ADC10065的兩個模擬信號輸入端VIN+,VIN-形成差分輸入對,公用模式腳VCOM用來設置共用輸入電壓VCM。ADC10065的工作參考電壓為1.2V,但在0.8~2.0V時仍有優異性能,較低的電壓可以降低信噪比,三個旁路引腳VREF、VREFT、VREFB上的0.1μF電容主要用來降低噪聲電流。由于模擬輸入端內部的開關動作會消耗一定的能量,同時會附加一定的噪聲信號,因此,應在每一輸入端串接一18Ω電阻,同時跨接一25pF電容,這些元件應盡量放置在靠近芯片的位置,輸入端是系統最敏感的部位,同時也是濾波的最后機會。
      
      圖4
      
      由于CLK信號用于控制采樣過程,因此,該信號應穩定、低抖動,范圍應在10MHz~65MHz、上升/下降時間應小于2ns,其引線應盡可能短,不能跨越任何引線,特別不能有90°跨越。CLK信號有時也驅動片內狀態機,如果它中斷或頻率太低,芯片內電容的電荷將放電從而可能引起輸出數據精度的降低。CLK的占空比對A/D轉換器性能影響也很大,一般要求40%~60%,最好為50%。
      
     。粒模茫埃保埃埃叮涤校保拔慌cTTL/CMOS兼容的輸出端,捕捉一位有效數據的簡單方式就是在時鐘的上升沿鎖存數據。當驅動高電容總線時,要特別小心,由于電容的充電效應,驅動的電容越大,瞬間通過VDDIO、VSSIO的電流越大,這個充電尖峰脈沖可引起片內噪聲,并可能耦合到模擬電路,以至于降低芯片的動態性能。另外,總線電容也可引起輸出延遲時間的增加,從而使得輸出數據的鎖存變的困難。為了減小噪聲,必須最小化數據輸出端的負載電流。為此,可在ADC輸出和外接的其它電路之間加一級數據緩沖器。
      

    【10位65MSPS模數轉換芯片ADC10065的原理和應用】相關文章:

    高速D/A轉換芯片MX7541原理及應用08-06

    數模轉換器TQ6122的原理和應用08-06

    電機驅動芯片LMD18200原理及應用08-06

    藍牙收發芯片RF2968的原理及應用08-06

    通用異步串口擴展芯片GM8123/25的原理和應用08-06

    單片射頻收發芯片TRF6901的原理與應用08-06

    通用異步收發芯片SCC2691的原理及應用08-06

    高性能VGA芯片AD8367原理及應用08-06

    VHF/UHF無線發射芯片RF2516的原理與應用08-06

    av片在线观看无码免费_日日高潮夜夜爽高清视频_久久精品中文字幕乱码视频_在线亚州av播放